详细说明

KX-DN9

暂无价格
收藏
  • 产品说明

自从1994年的第一届全国大学生电子设计竞赛至今,参赛的学校的数量、竞赛的规模、竞赛形式类型以及受重视的程度都在不断扩大和提高。这与大学生的培养目标、人才市场的需求和就业形势等因素是密切相关的。

显然,电子系统设计技能的提高不是一个抽象的概念,培养卓越工程师也不是一句空话,它必须与当前电子产品市场需求和人才市场需求这两个因素紧密相连。这就是说,电子设计技能培训的内容应该与这两个因素挂钩,而不是仅仅通过学学焊接、画画PCB板,或用单片机及74系列器件设计某个功能模块来提高所谓的“动手能力”。

能为学生的就业与深造提供强大资本的电子设计能力及自主创新能力必须来自合理实验内容的安排和符合现代电子技术发展的技能培训。

它们必须包含这样的内容:具有培养自主创新精神和拥有自主知识产权系统设计能力训练。例如用一个传统单片机完成一项设计、用一个现成的蓝牙完成一项应用设计、用一个USB器件完成一项数据通信设计、利用ARM完成一项系统设计等等。尽管这些系统设计的技能也重要,但是都是基于现成电路器件完成的,设计者只能说是被动应用了别人知识产权来完成设计,是一种非自主性设计。至少,这类设计谈不上拥有自主知识产权。因而仅这些技能在个人的可持续发展及就业口径上就有了先天的限制。从传统的非自主性系统设计能力向自主性设计能力培养转化和发展十分重要。从最近几届电子设计竞赛的赛题中也能看到这种转向。

诸如EDA、单片机、DSP、SOPC等传统实验平台多数是整体结构型的,虽也可完成多种类型实验,但由于整体结构不可变动,故实验项目和类型是预先设定的、固定的,很难有自主发挥的余地;学生的创新思想与创新设计如果与实验系统的结构不吻合,便无法在此平台上获得验证;同样,教师若有新的联系教学实际的实验项目,也无法融入固定结构的实验系统供学生实验。因此,此类实验平台不具备可持续发展的潜力,没有自我更新和随需要升级的能力,用几年后只能被淘汰。

模块自由组合型创新设计综合实验开发系统很好地解决了这些问题,因此成为高校目前十分流行的实践平台,特点有:

◆ 由于系统的各实验功能模块可自由组合、增减,故不仅可实现的实验项目多,类型广,更重要的是很容易实现形式多样的创新设计;

◆ 由于各类实验模块功能集中,结构经典,接口灵活,对于任何一项具体实验设计都能给学生独立系统设计的体验,包括脱离系统平台;

◆ 面对不同的专业特点,不同的实践要求和不同的教学对象,教师,甚至学生自己可以动手为此平台开发增加新的实验和创新设计模块;

◆ 由于系统上的各接口,以及插件模块的接口都是统一标准的,康芯提供所有接口电路,因此此系统可以通过增加相应的模块而随时升级;

      康芯的KX-DN型模块化综合创新实验开发系统的课程/实验设计类型有以下9类:

 EDA技术系列实验。配套教材2、4。如教材1含60多个经典和创新实验与设计项目,多数含源程序演示示例。

 SOPC技术系列实验。配套教材7。含基于CycloneIII等FPGA的SOPC实验,包括源程序演示示例。  

 单片机技术系列实验。配套教材3。可完成许多传统和现代的单片机实验,特别包括与FPGA接口的实用系统设计实验项目。

 基于单片机IP核的SOC片上系统设计系列实验。配套教材3。基于FPGA硬件平台的8051核系统设计,含源程序演示示例。

 数字电路系列实验。配套教材5。含数十相关实验,特别是基于QuartusII原理图和FPGA的数字电路实验。

 基于DSP Builder和MATLAB的DSP系列实验。配套教材2。数十个基于DSP Builder和MATLAB的硬件DSP系列实验设计项目。

 计算机组成与设计系列实验。配套教材1。基于配备的大规模FPGA和各类接口设备,成为计算机组成与设计创新实验的最好选择。

 微机原理与接口技术系列实验。配套教材6。基于大规模FPGA和各类接口设备,在一单片中能完成微机接口所有创新实验。

 电子设计竞赛系列项目开发训练。作为电子设计训练平台,以其极大的灵活性和实用性,比传统固定结构的实验系统更能胜任此项任务。

KX-DN9型

 

特色与优势:

 

该实验开发系统的最大特色是,由针对不同实验开发目标的各类功能模块组成。每一个模块可以在实验系统上完成各类设计,也可脱离实验系统单独完成功能,使实验者能从中体会和获得实际工程开发完整经历。可以根据实验需要和电子设计训练科目分别完成各功能模块的实验与自主开发、也可将不同模块组合成一个大系统进行综合设计开发,培养学生的自主性综合实验开发能力,以及拥有自主知识产权的系统和片上系统设计开发能力。

本系统提供的专业CPU IP核、各类功能IP核以及基于大规模FPGA(CycloneIII系列)的可自主配置重构型DDS函数信号发生器是培养自主创新设计能力的重要电子系统设计训练平台。

一、基本平台 编号A  

☆此平台最多可同时插12 块模块板。

☆ KX_USB-Blaster2型双功能编程器:(1)USB-Blaster编程下载功能(支持AS、PS、JTAG模式):1、对FPGA/CPLD进行配置或编程;2、对配置器件EPCSx编程;3、访问和编辑FPGA内部RAM;4、调试Nios2,完成SOPC设计;5、支持SignalTapII 嵌入式逻辑分析仪。

(2)USB到UART串行通信转换:1、通过USB与FPGA串行通信,实现PC与FPGA的串行通信,且无需RS232电平转换;2、通过USB与单片机的串行通信,实现PC与通用单片机的UART串行通信;3、通过USB

对STC等系列单片机进行直接编程开发,无需电平转换。

 ByteBlasterMV编程器一个(可对isp单片机编程)。

☆ 5功能智能逻辑笔:可显示高电平、低电平、中电平、高阻态、脉冲信号。注意有“高阻态”测试功能。

☆ 独立的标准时钟频率20个。20MHZ-0.5HZ。

☆ 电源有自动保护的+5V,+12V、-12V、、+3.3V、2.5V+、1.2V。

☆ 8个LED放光二级管,8个乒乓开关,扬声器。

☆ DDS信号输出口及幅度、偏移调谐

KX_DN9系统包含的实验开发模块如下:


编号:B4、FPGA模块四

CycloneIV EP4E22F17C8N(256脚BGA封装),内部资源极其丰富:2万2千个逻辑宏单元、60万RAM bit;4个锁相环(超宽超高锁相环输出频率:1300MHz2kHz)。接口器件有32MB SDRAM、16M配置Flash、TF卡座,CPLD3032,KSZ8021控制网口,20M有缘时钟.

FPGA板包含 8051/52 IP核。提供商业级全兼容MCS-51单片机IP核。利用此核,实验者可以实现传统单片机实验系统无法达到的SOC(片上系统)设计。即将单片机CPU、RAM、ROM以及其它各类接口电路模块设计在同一片FPGA中。此类技术对于对于面向高新技术企业的就业十分必要。 80888086 CPU IP核。 8255A IP核模块;8255A IP核(I/O接口);8253/8254 IP核(定时器);8250 IP核(UART串行通信);8237 IP核(DMA控制器);8259 IP核(可编程中断控制器),以及基于FPGA的RAM/ROM核、锁相环核等。这些IP核与8088CPU核相结合就能在单片FPGA中构成一个微机系统,从而学习到实用的SOC设计工程技术。FPGA中的8088核与MCS-31单片机核及其中的各种模块和核都能与以下各模块结合,实现不同类型的实验开发。

 

编号:C5、可重构型DDS全数字函数信号发生器模块

全数字型DDS函数信号发生器模块,含FPGA、单片机、超高速DAC、高速运放等。既可用作全数字型DDS函数信号发生器,同时也可作为EDA/DSP系统及专业级DDS函数信号发生器设计开发平台。作为DDS函数发生器的功能主要包括:等精度频率计,全程扫频信号源(扫速、步进频宽、扫描方式等可数控),移相信号发生,里萨如图信号发生,方波/三角波/锯齿波和任意波形发生器,以及AM、PM、FM、FSK、ASK、FPK等各类调制信号发生器。

 
编号:C6、MCS-51单片机模块

可对AT89S51、AT89S52、AT89S8253等单片机进行实验开发,可对不同模块进行编程控制(配STC89S51)。可通过康芯提供的双功能下载器USB-RS232,即USB转串口对单片机(P3.0和P3.1)编程,这种方式更方便

 

编号:C74X4十六键键盘

编号:C84X4+8个单脉冲综合键盘模块
编号:C97数码管串行静态显示模块
编号:C10、24位输出显示HEX模块
编号:C13、点阵式128X64液晶显示模块
编号:C14、字符式20X4液晶显示模块
编号:C15、800X480数字TFT彩屏(可配触摸屏)
编号:C16、普通A/DD/A模块

编号:C17、高速A/D和双通道DA模块

编号:C18、高速12SPI串行双ADC

编号:C198+16位高分辨率ADC等模块

编号:C20SPI串行接口高速ADC+DAC模块

编号:C21、SD+PS2+RS232+VGA显示接口模块

编号:C22、USB接口模块

编号:C23、电机接口模块

编号:C24、以太网接口模块

编号:C25、语音处理+4动态扫描模块

编号:C26、双串行存储器+逻辑笔设计模块

编号:C28、继电器/CAN/RS485总线模块

编号:C29、GPS实验开发模块

编号:C30、看门狗定时器+时钟日历模块

编号:C31、无线编码收发+数字温度传感器模块

编号:C32、交通灯模块

编号:C34、摄像头模块

第四章 KX_DN系统部分实验

 

 注:以下实验根据系统配置来对应完成

 

4.1  针对HDL设计的EDA基本实验与设计

实验4-1.计数器设计

实验4-2.多路选择器设计

实验4-3.8位全加器设计

实验4-4.原理图输入法设计频率计

实验4-5.十六进制7段数码显示译码器设计

实验4-6  数码扫描显示电路设计

实验4-7  半整数与奇数分频器设计

实验4-8  模可控计数器设计

实验4-9  VGA彩条信号显示控制电路设计

实验4-10  移位相加型8位硬件乘法器设计

实验4-11  移位寄存器设计

实验4-12  串行静态显示控制电路设计

4.2 针对LPM宏模块应用的EDA实验与设计

实验4-13.查表式硬件运算器设计

实验4-14. 正弦信号发生器设计

实验4-15. 八位数码显示频率计设计

实验4-16.简易逻辑分析仪设计

实验4-17.  DDS正弦信号发生器设计

实验4-18.  移相信号发生器设计

实验4-19.  4X4阵列键盘键信号检测电路设计

实验4-20.  VGA简单图像显示控制模块设计

实验4-21  SPWM脉宽调制控制系统设计

实验4-22  基于DES数据加密标准的加解密系统设计

实验4-23  线性反馈移位寄存器设计

实验4-24  步进电机细分控制电路设计

实验4-25  基于FT245BM的USB通信控制模块设计

实验4-26  直流电机综合测控系统设计

实验4-27  VGA动画图像显示控制电路设计

实验4-28  AM幅度调制信号发生器设计

4.3  针对状态机应用的EDA实验与设计

实验4-29  序列检测器设计

实验4-30  ADC采样控制电路设计

实验4-31  数据采集模块设计

实验4-32  五功能智能逻辑笔设计

实验4-33  比较器加DAC器件实现ADC转换功能电路设计

实验4-34  通用异步收发器UART设计

实验4-35  点阵型与字符型液晶显示器驱动控制电路设计

实验4-36  串行ADC/DAC控制电路设计

实验4-37  硬件消抖动电路设计

实验4-38  数字彩色液晶显示控制电路设计

实验4-39  状态机控制串/并转换8数码静态显示电路设计

实验4-40  基于FPGA的红外双向通信电路设计

4.4  EDA综合实验与设计

实验4-41  乐曲硬件演奏电路设计

实验4-42  正交幅度调制与解调系统实现

实验4-43  基于UART串口控制的模型电子琴设计

实验4-44  基于M9K RAM型LPM移位寄存器设计

实验4-45  单片全数字型DDS函数信号发生器综合设计

实验4-46  乒乓球游戏电路设计

实验4-47  PS2键盘控制模型电子琴电路设计

实验4-48  GPS应用的通信电路设计

实验4-49  在ModelSim上进行4位计数器仿真

实验4-50  在ModelSim上进行16位累加器设计仿真

第五章 SOPC实验与设计

实验5-1  基于SOPC的多功能数字钟设计

实验5-2  彩色液晶显示控制电路设计

实验5-3  基于Nios II的直流电机控制

实验5-4  自定制硬件乘法器

实验5-5  硬件乐曲演播系统设计

实验5-6  基于UART的I2C总线传输

实验5-7  基于Nios II的等精度频率计设计

第六章 单片机系统综合实验  

6.1  单片机基本实验

实验6-1.存储器块清零程序设计

实验6-2  二进制到BCD转换程序设计

实验6-3  十六进制到ASCII码转换程序设计

实验6-4  存储块移动程序设计

实验6-5  多分支程序

实验6-6  数据排序程序设计.

实验6-7  P1口输入、输出实验

实验6-8  交通灯控制(软件延时法)

实验6-9  交通灯控制(定时器延时法)

实验6-10  计数器应用实验

实验6-11  外部中断实验

实验6-12  定时器实验1(P1口状态取反)

实验6-13  定时器输出PWM实验

实验6-14  外部中断实验

6.2  单片机扩展和接口实验与设计

实验6-15  单片机串口扩展

实验6-16  键盘与液晶显示控制

实验6-17  单片机串行通信和红外双向通信

实验6-18  单片机扩展X5045看门狗器件

实验6-19  单片机扩展DS1302时钟/日历器件

实验6-20  SPI串行DAC TLV5637与单片机的接口

实验6-21  串行精密ADC器件ADS1100与单片机的接口

实验6-22  串行高速ADC器件ADS7816与单片机的接口

实验6-23  高速微功耗串行ADC器件TLV2541与单片机的接口

实验6-24  双通道A/D转换芯片ADC0832与单片机的接口

实验6-25  高速同步10位串行A/D转换器与单片机的接口

第七章 单片机扩展FPGA综合实验与设计

实验7-1  单片机串行扩展FPGA系统设计

实验7-2  单片机数据交换FPGA扩展电路设计

实验7-3  扩展外部数据存储器的单片机与FPGA扩展系统设计

实验7-4  四通道PWM信号发生器及其单片机控制系统设计

实验7-5  移相信号发生器的FPGA与单片机扩展系统设计

实验7-6  里萨如图波形发生器的单片机与FPGA扩展系统设计

实验7-7  数字电压表FPGA单片机的系统设计

实验7-8  数字频率计与单片机串行通信接口功能设计

实验7-9  直流电机测控单片机与FPGA扩展系统设计

实验7-10  等精度频率/脉宽/占空比/相位多功能测试仪设计

第八章 基于单片机8051/8088微机原理IP核的FPGA片上系统SOC设计

实验8-1.单片机串口扩展FPGA片上系统SOC设计

实验8-2.扩展外部数据存储器的FPGA单片系统设计

实验8-3.四通道PWM信号发生器及单片系统设计

实验8-4.移相信号发生器的FPGA片上系统SOC设计

实验8-5.里萨如图波形发生器的FPGA片上系统设计

实验8-6.数字电压表FPGA单片系统SOC设计

实验8-7.数字频率计与单片机串行通信接口功能设计

实验8-8.直流电机测控FPGA单片系统设计

实验8-9.等精度频率计FPGA单片系统设计

实验8-10.基于FPGA的红外双向通信单片系统设计

实验8-11. 频率和占空比可数控方波信号发生器设计示例

实验8-12. 8052 IP核等精度频率计/GPS应用联合设计

实验8-13. 8051核控制DS18B20数字温度模块

实验8-14. 8051核驱动LCD128X64

实验8-15. 基本8088和8253核应用

实验8-16. 基本8088系统的GPS应用模块

实验8-17. 8088系统的DMA核应用

实验8-18. 8088系统UART核应用

实验8-19. 8086经典微机片上系统构建


技术支持: 森云科技 | 管理登录
×
seo seo