|
KXMS65-C10CL006/10开发套件(altera)
![]()
收藏
![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() 型号:KXMS65P-C10CL006/10开发套件 一、系统分四大部分 核心板+动态配置IO+扩展部分+扩展板) (核心板,共144个引脚外扩,4组40芯扩展口,每组36个IO) (一)、核心板 1、板载USB-Blaster集成下载器 2、电源开关 3、串行存储器64Mbit 4、掉电配置器件EPCS16 5、50M时钟源 6、4组LED 7、4组非消抖动按键 8、FPGA Cyclone 10CL006或010F256 9、4组 40芯144个IO脚扩展座 10、USB-UART 11、TF卡座 (二)1+10动态配置IO(可重配置实验电路结构) 注释:何为1+10 1”:提供1组和绝大多数开发系统一样的8组动态扫描式结构数码管和非消抖动形式的8组按键;“10”提供10组由浅入深,满足不同专业,完成不同实验项目的实验电路结构。所以称为:1+10实验电路模式,“买一送十”。 1、动态配置IO系统电路,11种实验电路结构,含8个数码管,20个led ,8组按键,一个复位键,一个时钟频率选择键,一个电路模式选择键。 2、动态配置有64个IO可动态配置,数码管可切换成带有16进制或BCD译码器式,七段译码器式,动态扫描式,led可切换成脉冲式,脉宽式、串行式,按键可切换脉冲式、脉宽式,4位二进制式,琴键式。同时可输入输出各32位二进制,带消抖动和非消抖动模式。 3、1.8寸LCD,显示实验电路模式,输入信号显示,输入频率显示。 4、共提供05Hz~20MHz 20组时钟频率供选择。 5、2组PS/2接口 6、提供5V开关电源及USB接口电源。 (三)可选配扩展板 1、直流电机及四项八拍可细分红外测速步进电机模块 2、24组LED流水灯模块 3、流水灯+交通灯模块 4、16X16LED点阵模块 5、高速12并行高速并行ADC,12位并行DAC模块。 7、高速12位并行ADC+双通道10位DAC模块 6、WIFI模块 7、基于W5200网口+超声波模块 8、HDMI输出模块 9、HDMI输入模块 10、4X4矩阵键盘模块 11、CPLD+4X4矩阵键盘模块 12、语音处理模块,包含音频输入、输出、麦克输入 13、20*4字符液晶模块 14、128*64点阵液晶模块 15、GPS通信 16、SD+CPLD+VGA+2组PS/2模块 17、八位单通道ADC+双通道DAC模块 18、36位LED显示模块 19、36位按键模块 20、16组LED+16组开关模块。 EDA基础实验:
EDA综合设计实验:
SOPC设计实验:
8051 IP核设计实验:
现代计算机组成原理实验:
|